教學大綱與進度
課程基本資料:
學年期
課號
課程名稱
階段
學分
時數
修
教師
班級
人
撤
備註
110-1
294590
VLSI訊號處理架構設計
1
3.0
3
★
范育成
電子所
43
2
◎綜科501
教學大綱與進度:
教師姓名
范育成
Email
skystar@ntut.edu.tw
最後更新時間
2021-10-04 16:14:42
課程大綱
本課程主要目標在研習以VLSI的觀點來設計近代數位積體電路訊號處理架構,使學生得以將數位訊號處理的架構以超大型積體電路設計方式來實現之。其課程內容包含如下:1.超大型積體電路介紹;2.各式數位訊號處理架構介紹;3.各式積體電路架構介紹;4.數位積體電路設計流程介紹;5.運算處理單元架構設計;6.近代高速及高效率數位訊號架構;7.專題研究。
課程進度
第1-2週 Basic Design Skills 第3-4週 Introduction to digital signal processing systems 第5-6週 Iteration bound 第7-8週 Pipeline and parallel processing 第9-10週 Retiming 第11-12週 Unfolding 第13-14週 Folding 第15-16週 Systolic array architecture 第17-18週 Case study
評量方式與標準
評分方式: 1. 期中考 40% 2. 期末報告 30% 3. 作業 30%
使用教材、參考書目或其他
【遵守智慧財產權觀念,請使用正版教科書,不得使用非法影印教科書】
使用外文原文書:是
1. 教師自編上課講義 2. “VLSI Digital Signal Processing Systems: Design and Implementation,” by Keshab K. Parhi 3. “DSP Integrated Circuits (Academic Press Series in Engineering),” by Lars Wanhammar
課程諮詢管道
E-mail: skystar@ntut.edu.tw
課程對應SDGs指標
備註
●上課方式:
遠距上課
●評量方式:
評分方式:
1. 期中考 40%
2. 期末報告 30%
3. 作業 30%
●補充說明資訊: