教學大綱與進度
課程基本資料:
學年期
課號
課程名稱
階段
學分
時數
修
教師
班級
人
撤
備註
110-1
289171
數位系統
1
3.0
3
★
王振興
電機三丁
25
3
◎
教學大綱與進度:
教師姓名
王振興
Email
jswang@ntut.edu.tw
最後更新時間
2021-09-20 13:52:27
課程大綱
最佳化組合邏輯之演算法,可規劃邏輯元件,組合邏輯之VLSI設計,使用MSI與標準電路元件設計多層邏輯,使用閘陣列設計,循序邏輯之元件,循序邏輯之分析與合成,VLSI之設計與測試技巧,各種CALD軟體工具介紹。
課程進度
(Week 1) Number Systems (Week 2) Boolean Algebra (Week 3) Truth Function & Boolean Expression (Week 4) Logic Element Realization (Week 5) Manipulation of Boolean Expression (Week 6) Manipulation of Boolean Expression (Week 7) Algorithms for Optimization of Combinational Logic (Week 8) Algorithms for Optimization of Combinational Logic (Week 9) Midterm Exam (Week 10) Review of Midterm Exam (Week 11) VLSI Realizations of Combinational Logic (Week 12) VLSI Realizations of Combinational Logic (Week 13) Multilevel Logic using MSI (Week 14) Components of Sequential Systems (Week 15) Components of Sequential Systems (Week 16) Synthesis of Synchronized Sequential Logic (Week 17) Synthesis of Synchronized Sequential Logic (Week 18) Final Exam
評量方式與標準
Midterm Exam 100 points Final Exam 100 points Homework 100 points ---------------------------------- Final grade = Total / 3
使用教材、參考書目或其他
【遵守智慧財產權觀念,請使用正版教科書,不得使用非法影印教科書】
使用外文原文書:是
Textbook: Computer aided Logical Design with Emphasis on VLSI Author: Frederick J. Hill & Gerald R. Peterson Publisher: John Wiley & Sons, Inc.
課程諮詢管道
Email: jswang@ntut.edu.tw
課程對應SDGs指標
備註
●上課方式:
遠距上課
●評量方式:
實體授課或遠距授課,評量方式不變。
●補充說明資訊:
無