教學大綱與進度
課程基本資料:
學年期
課號
課程名稱
階段
學分
時數
修
教師
班級
人
撤
備註
110-2
300478
數位系統設計實習
1
1.0
3
▲
陳仲萍
電子三丙
26
2
*綜科501
教學大綱與進度:
教師姓名
陳仲萍
Email
cpchen@ntut.edu.tw
最後更新時間
2022-02-18 09:30:20
課程大綱
本課程內容包括邏輯閘的特性與功能測試,能利用積體電路完成各種基礎邏輯電路的組裝及設計,並能利用電子儀器進行量測、檢修。探討最佳化組合邏輯之演算法,可規劃邏輯元件,組合邏輯之VLSI設計,使用MSI與標準電路元件設計多層邏輯,使用閘陣列設計,循序邏輯之元件,循序邏輯之分析與合成,VLSI之設計與測試技巧,各種CAD軟體工具介紹。基礎邏輯閘實驗、組合邏輯實驗、加法器及減法器實驗、組合邏輯應用實驗、正反器邏輯實驗、循序邏輯電路應用實驗。
課程進度
Week- 1 Introduction to Digital System Design Week- 2 和平紀念日 Week- 3 Concurrent Code and Devices Design Week- 4 Simulation with VHDL Testbench Week- 5 Testing with Pattern Generator and Digital Analyzer Week- 6 Sequential Code and Devices Design Week- 7 兒童 清明節 Week- 8 考前複習 Week- 9 Midterm test Week- 10 Sequential Code and Devices Design Week- 11 Signal and Variables Week- 12 Package and Component for System design Week- 13 Function and Procedure in System Design Week- 14 Design with State Machines Week- 15 Introduction to DE2-115 Week- 16 Memoy and NIOS soft CPU and FPGA Week- 17 Final Test Week- 18 補考
評量方式與標準
1. 上課出席 5% 2. Home works 40% 3. Two Quize 10% 4. Mid term test 20% 5. Final test 25%
使用教材、參考書目或其他
【遵守智慧財產權觀念,請使用正版教科書,不得使用非法影印教科書】
使用外文原文書:是
1. Text Book: Circuit Design and Simulation with VHDL 2nd Edition Volnei A.pedroni / The MIT Press 2010 2. Reference Book: Finite State Machine in Hardware Volnei A.pedroni / The MIT Press 2013 3. Reference Book: Digital System Design with VHDL 2nd Edition Mark Zwolinski / Pearson 2004 4. Lab Book: iLAB-FPGA 數位系統設計摸擬測試與硬體除錯 陳雲潮 / 東華書局 2016
課程諮詢管道
延伸教學與資源
課程對應SDGs指標
課程是否導入AI
備註
我的手機 line ID: chungping.chen57